Устранение ошибок в ваших схемах с помощью электронной проверки правил

Chris Carlson
|  Создано: 21 Февраля, 2017  |  Обновлено: 10 Ноября, 2020

Green Check Marks

В условиях возрастающей сложности проектов и сокращения сроков выполнения всё чаще случается, что ошибки в схемотехнике могут проскочить и на печатную плату. Читайте далее, чтобы узнать, как легко выявлять и устранять проблемы в вашей схеме с помощью проверки электронных правил в вашем PCB в Altium Designer®.

Многие дизайнеры и компании прилагают все усилия для того, чтобы иметь должный макет печатной платы и, в наше время, проверять в реальном времени окружающие механические условия. Но что, если схема уже содержит ошибки? Обычно проводится человеческая проверка макета печатной платы, но в условиях возрастающей сложности проектов и сокращения сроков выполнения всё чаще случается, что ошибки могут проскочить. Что можно сделать, чтобы гарантировать, что никакие ошибки в схеме не прервут ваш рабочий процесс в будущем?

Использование электронных правил для выявления и исправления проблем на ранних этапах ваших проектов

Функция проверки электронных правил (ERC) в профессиональном программном обеспечении для проектирования печатных плат может помочь вам находить и устранять ошибки в схеме, проверяя некоторые базовые правила и «грамматику», лежащую в основе дизайна. Настроив правила для выполнения проверок, специфичных для вашего правила дизайна, ERC выявляет проблемы, чтобы вы могли исправить их на раннем этапе размещения печатной платы. К тому же, настройка и запуск проверок ERC занимает очень мало времени... фактически, лишь часть времени, которое вы могли бы потратить на ручную проверку дизайна. Это позволяет вам тратить время на проектирование, а не на повторную проверку работы.

Один из способов использования ERC - разделить настройки для этой проверки на две общие области, которые охватывают общую «грамматику» проектирования схем и матрицу соединений, определяющую, какие элементы могут быть соединены и каким образом, как показано ниже.

electronic rule checking split into grammar checking  ensuring all connections are legal
ERC разделена на проверку «грамматики» и проверку на законность всех соединений.

Область «грамматики» охватывает различные настройки, касающиеся использования шин, компонентов, документов, жгутов, сетей, параметров и т.д.

Altium Designer поддерживает этот способ работы с помощью широкого спектра настраиваемых проверочных процедур, которые можно использовать как для проверки схемы после ее создания, так и при использовании онлайн ERC и пакетных проверок при создании производственных данных.

Узнайте, как значительно сократить время, которое вы тратите на ручную проверку ошибок в вашей схеме, с помощью возможностей ERC в Altium Designer. Для получения дополнительной информации загрузите наш бесплатный белый документ Проверка электронных правил для схем сегодня.

Об авторе

Об авторе

Крис получил степень бакалавра наук в области электротехники и электроники в Университете штата Орегон в 1993 году и работал инженером-конструктором в областях биомедицины, промышленных управляющих систем, приводов и оборонной промышленности. Его опыт охватывает все этапы от концепции через исследования, разработку, проектирование, документацию, производство, инженерию приложений и поддержку. Он присоединился к Altium в 2007 году, привнеся с собой свой опыт в области силовой электроники, сбора данных и управляющих систем.

Связанные ресурсы

Связанная техническая документация

Вернуться на главную
Thank you, you are now subscribed to updates.