당신의 미배선 네트워크가 어디로도 이어지지 않는 트레이스가 되지 않도록 하세요

작성 날짜: 2018/10/3 수요일
업데이트 날짜: 2020/09/25 금요일

Bridge to nowhere

열차가 선로를 따라 질주하다가 다리를 건너기 시작하는데, 선로가 끝나고 다리가 아무데도 이어지지 않는 것을 알게 되는 그런 영화를 본 적이 있나요? 그것은 무서운 상황이며, 예전에 기관사라고 불리던 기차 운전사만이 재앙을 막을 수 있습니다. 비록 재앙적이지는 않지만, 회로 기판에 라우팅되지 않은 네트가 있으면 PCB의 작동에 혼란을 일으킬 수 있습니다.

라우팅되지 않은 네트는 연결이 있어야 할 곳에 개방 회로인 기본적으로. 구성 요소 패드 또는 패드와 비아 사이에 완성된 경로가 없으면 회로가 이상하게 동작하거나 차동 쌍 사이에 임피던스 불일치를 일으키거나 보드가 열을 유지하여 구성 요소나 보드가 열 완화의 일부인 경우 손상될 수 있습니다. PCB 제조업체가 라우팅되지 않은 네트를 인식하지 못할 수 있으므로, 이러한 불완전하거나 누락된 연결을 설계 중에 식별하고 해결하여 사용할 수 없는 보드의 제조와 불필요한 추가 비용을 방지하는 것이 중요합니다. Altium Designer를 사용하면 회로도상의 전기 연결을 확인하고, PCB 레이아웃상의 네트 연결을 확인하고, 필요한 변경을 쉽게 할 수 있는 포괄적인 통합 설계 패키지를 갖추고 있습니다. 이러한 도구를 탐색하여 설계에 있는 라우팅되지 않은 네트를 식별하고 해결해 봅시다.

라우팅되지 않은 네트 식별 방법

회로도가 완전히 연결되어 있는지 확인하는 책임은 여러분에게 있습니다. 설계에 집적회로(IC)가 포함되어 있다면 외부에 연결되지 않거나 사용되지 않는 핀이 있을 가능성이 큽니다. 이러한 이유로, 여러분은 구성 요소의 문서에 의존하여 회로도 연결을 해야 합니다. 유용한 팁 중 하나는 구성 요소 연결을 보여주는 도면이나 블록 다이어그램을 만들고 이를 회로도 작성의 가이드로 사용하는 것입니다. 간단한 회로의 경우, 이 도면은 회로도에서 라우팅되지 않은 네트를 시각적으로 확인하는 데에도 사용할 수 있습니다. 하지만 대부분의 회로가 복잡하기 때문에, 여러분은 회로도에서 전기적 또는 전자 규칙 검사(ERC)를 수행하고자 할 것입니다.

회로도에서 라우팅되지 않은 네트 식별하기

스키매틱 디자인을 완료하고 PCB로 변환하기 전에 ERC를 수행해야 합니다. 일반적으로 ERC는 전기 연결을 평가합니다. 여기에는 경로, 라벨링 및 파라미터가 포함되며, 선택한 규칙 및 보고 수준 옵션에 기반한 위반 사항 목록을 제공합니다. 일부 PCB 디자인 소프트웨어 패키지는 넷리스트 생성이나 ERC 실행을 별도의 추가 디자인 단계로 가지고 있지만, Altium Designer에서는 ERC가 PCB 레이아웃을 생성하는 변환 또는 컴파일의 일부입니다. 가능한 검사 및 위반 사항의 수는 방대하며, 특히 넷과 관련된 여러 검사를 포함합니다. 성공적인 컴파일을 방해할 수 있는 가능한 넷 위반 사항 중에서 라우팅되지 않은 넷을 식별하는 데 가장 유용한 것들은 아래에 나열되어 있습니다.

쉽고 강력하고 모던한 서비스

세계에서 가장 신뢰할 수 있는 PCB 설계 시스템

위 목록에는 잘못된 라벨이 붙은 넷, 잘못되거나 누락된 매개변수를 가진 넷, 그리고 ERC로 감지할 수 있는 기타 넷 위반 사항이 포함되어 있지 않으며, PCB 레이아웃을 생성하기 전에 이러한 문제들도 수정해야 합니다.

PCB 레이아웃에서 연결되지 않은 넷 식별하기

스키마틱이 ERC를 성공적으로 통과하여 위반 사항이 없는 것은 설계가 PCB 레이아웃으로 진행되기 위한 요구 사항이어야 합니다. Altium Designer에서, 이 전기적 연결 검증은 모든 구성 요소가 완전히 연결된 상태로 PCB 레이아웃을 시작할 수 있도록 보장하는 필수 조건입니다. PCB 레이아웃에서는, 핀 간의 모든 연결을 그래픽적이고 색상 코드로 표현하는 랫스 네스트를 사용할 수 있으며, 이는 구성 요소를 배치하고 완전히 연결된 PCB 레이아웃을 보장하기 위해 필요한 변경 사항을 수행하면서 대화형 또는 자동 라우팅(수동 라우팅과 대조적으로) 기능과 함께 사용됩니다. Altium Designer에서, 이러한 방식은 자동-대화형 라우팅 리소스, PCB ActiveRoute로 결합되어 여러 트레이스를 쉽게 라우팅하고, 객체 주변을 라우팅하며, 라우팅 과정을 가속화할 수 있습니다.

구성 요소가 회로도에 정의된 대로 완전히 연결되었다고 해서 보드 제작에 적합한 트레이스를 가지고 있다는 의미는 아닙니다. 일반적으로, 클리어런스와 간격 문제가 있을 것이며, 보드가 다층이라면 비아를 추가하고 그에 대한 트레이스를 그려야 할 필요가 있습니다. 이러한 라우팅 문제뿐만 아니라 제조에 영향을 미치는 기타 보드 사양을 성공적으로 해결하려면 PCB 레이아웃에 대해 설계 규칙 검사(DRC)를 수행해야 합니다. DRC를 통해 연결되지 않은 핀과 라우트에 대한 규칙을 직접 정의하고 식별할 수 있습니다. 또한, 비아 및 차동 쌍 라우팅, 클리어런스 및 트레이스 폭에 대한 규칙을 지정하고 우선 순위를 정할 수 있으며, 이 모든 것은 PCB 넷의 재라우팅을 필요로 할 수 있습니다.

라우팅되지 않은 넷 해결 방법

제조 가능한 PCB 설계의 경우, 라우팅되지 않은 넷 해결은 모든 넷 연결이 완료되어 있으며 허용 가능한 전기적 및 기계적 제한 내에 있는지 확인하는 과정으로 정의할 수 있습니다. 아래 단계를 따라 이를 달성할 수 있습니다.

라우팅되지 않은 넷 해결 단계

단계 1: 회로도의 넷에 대한 ERC 규칙을 정의합니다.

Easy, Powerful, Modern

The world’s most trusted PCB design system.

ERC의 사양을 설정하여 회로도상의 불완전하거나 누락된 넷이 위반 사항으로 표시되도록 합니다. 이는 프로젝트 드롭다운 메뉴에서 프로젝트 옵션을 클릭하거나 회로도의 아무 곳이나 마우스 오른쪽 버튼으로 클릭하여 접근할 수 있는 프로젝트 옵션 창에서 수행됩니다. 이 창에서 오류 보고 탭을 클릭하고 넷과 관련된 위반 사항 섹션으로 스크롤 내립니다.

Error reporting setup in Altium Designer

넷 위반 사항 보고 설정

여기서 보고될 위반 유형을 설정할 수 있습니다. 위반 사항을 표시하거나 보고로 설정하지 않으면 간과되어 수정되지 않을 수 있습니다.

단계 2: 회로도의 ERC 미연결 넷 위반 사항을 수정합니다.

Easy, Powerful, Modern

The world’s most trusted PCB design system.

회로도 넷에 영향을 미치는 ERC 위반 사항을 수정하는 것은 다음 중 하나 이상을 포함할 수 있습니다:

  • 넷에서 구성 요소 추가 또는 제거

  • 넷에 핀 연결 또는 핀 연결 해제

  • 넷 라벨 및 파라미터 편집

단계 3: PCB의 넷에 대한 DRC 규칙을 정의합니다.

Manufacturing Made Easy

Send your product to manufacturing in a click without any email threads or confusion.

PCB 파일인 *.PcbDoc에서 도구 드롭다운 메뉴를 클릭하고 설계 규칙 검사를 클릭하세요. 이 도구는 PCB 레이아웃에 대한 모든 규칙을 설정하거나 정의할 수 있게 해주며, 연결되지 않은 네트를 확인하는 규칙을 포함합니다. DRC는 이러한 알고리즘 위반 사항이 회로 설계를 완료하는 동안 실시간(온라인)으로 또는 한 번에(일괄 처리) 표시되도록 설정할 수도 있습니다.

DRC setup window

PCB 설계 규칙 설정

단계 4: PCB 레이아웃의 연결되지 않은 네트 위반 사항을 수정하세요.

온라인으로 설정된 DRC 규칙의 경우, 실시간으로 연결되지 않은 네트 위반 사항을 수정하여 해결할 수 있습니다. 온라인 옵션을 사용하든 사용하지 않든, 설계 패키지를 조립하고 제조업체에 보내기 전에 항상 일괄 DRC를 실행해야 합니다. 연결되지 않은 네트나 다른 위반 사항이 발견되면 라우팅, 배치 및 간격 변경의 조합을 사용하여 오류를 수정하고 일괄 DRC를 다시 실행할 수 있습니다. 오류가 없을 때까지 이 오류 수정 및 DRC 실행 사이클을 계속하세요.

Requirements Management Made Easy

Connect design data and requirements for faster design with fewer errors

추가 메모:

  • Altium Designer는 회로 설계에 대부분 충분할 기본 규칙들을 넓은 범위로 제공합니다. 하지만, 필요한 경우 새로운 규칙을 생성하기 위한 간단한 단계별 가이드를 디자인 규칙 마법사가 제공합니다.

Design rule wizard option for circuit boards

새로운 디자인 규칙 쉽게 생성하기

  • 회로도에서, *SchDoc, Altium Designer는 다양한 형식의 넷리스트를 가져오고 내보내기를 허용하여 설계 플랫폼 간의 사용 편의성을 높입니다. 이는 회로도 파일이 활성 상태일 때 디자인 드롭다운 메뉴에서 넷리스트를 클릭함으로써 접근할 수 있습니다.

  • PCB 파일에서는 넷을 편집, 정리 및 구성하기 위한 여러 옵션이 있습니다. 이는 PCB 파일이 활성 상태일 때 디자인 드롭다운 메뉴에서 넷리스트를 클릭함으로써 접근할 수 있습니다.

복잡하거나 밀집된 보드를 설계할 때는 구성 요소 간의 연결을 간과하기 쉽습니다. 하지만, 이는 사실상 아무데도 가지 않는 다리를 건설하는 것과 같습니다. 설계 중에 라우팅되지 않은 넷을 발견하고 수정하지 못하면 회로가 이상하게 동작할 뿐만 아니라 구성 요소나 보드 손상을 일으킬 수도 있습니다. 어느 경우든, 회로 설계를 수정하고 재제조하는 데 추가 시간이 필요하며, 이는 불필요한 개발 비용을 의미합니다.

다행히도, PCB 소프트웨어 업계에서 가장 진보되고 포괄적인 개발 패키지인 Altium Designer는 불필요한 비용을 피하고 설계를 검증할 수 있는 다양한 도구를 제공합니다; 미연결 연결이 설계에 포함되지 않도록 보장하는 것을 포함하여. 회로도 및 PCB 설계 검사, 자동 라우팅 및 기타 도구를 사용하여 미연결 네트를 쉽게 식별하고 해결할 수 있습니다. 여기에서 무료 체험판을 받아 Altium Designer의 이러한 기능과 기타 기능을 탐색할 수 있습니다.

미연결 네트를 식별하고 해결하는 방법에 대한 자세한 정보는 Altium PCB 설계 전문가와 상담하세요.

관련 자료

관련 기술 문서

홈으로 돌아가기
Thank you, you are now subscribed to updates.
Altium Need Help?