BGA(ball grid array)로 라우팅을 시도할 때마다 클리어런스와 트레이스 폭 제약 때문에 방해를 받은 적이 몇 번이나 있습니까? 더 얇은 트레이스를 계산하는 것이 가능하지만, 안전한 전류 용량을 유지하면서 이러한 작업을 특히 잘 처리할 수 있는 것은 컴퓨터입니다. Altium Designer®의 넥 다운 기능을 활용하여 룰이나 폭 크기를 조정하는 라우팅 과정을 중단하지 않고 효과적으로 BGA로 라우팅하는 방법을 배워보세요.
클리어런스와 트레이스 폭 제약 때문에 BGA를 트레이싱할 수 없는 것은 설계 과정을 심각하게 느리게 만들며, 라우팅을 중단하고 규칙이나 PCB 트레이스 폭의 크기를 조정하도록 강요합니다. BGA 라우팅 내의 좁은 공간은 그 자체로 다루기 꽤 어렵습니다. 여기에 PCB 트레이스의 폭을 변경해야 한다는 것이 결합되면 더욱 시간이 많이 소요됩니다. 보드를 라우팅하는 데 많은 시간을 소비하는 만큼, 트레이스 폭을 조정하기 위해 과정을 중단하지 않는 연속적인 과정을 갖는 것이 특히 중요합니다. 그러나 어떻게 그것을 제어할 수 있을까요?
넥 다운은 PCB 트레이스 폭을 규칙 제약 내에서 더 작은 폭으로 축소하여 좁은 여유 공간에서 트레이스 라우팅을 허용하는 과정입니다. 일반적으로 넥 다운은 패드 크기의 폭 변화 비율을 트랙 폭 크기로 나타냅니다. 그러나, 트랙이 특정 영역에 들어가거나 나올 때 트랙 간 크기 축소를 설정하는 것도 가능합니다.
모든 PCB 설계에는 설계를 안전한 매개변수 내에서 제약하는 일련의 PCB 트레이스 규칙이 있습니다. 이러한 규칙 중 하나는 라우트의 트랙 폭을 정의합니다. 이 규칙과 함께 클리어런스 제약 규칙은 일반적으로 트랙이 BGA에 진입하는 것을 제한합니다. 이를 해결하기 위해, 라우팅 모드를 종료하고 해당 BGA 내에 맞도록 규칙을 변경합니다. 분명히, 트레이스 라우팅을 하고 있을 때 이상적이지 않으며, BGA에 진입하고 나올 때 자동으로 트랙 폭을 수정하는 시스템을 원합니다. 이것이 트랙이 넥 다운되는 곳에서 중요한 역할을 하는 이유입니다.
PCB 설계 규칙의 폭은 BGA의 공간 제약을 충족하기 위해 변경되어서는 안 됩니다. 이는 나머지 설계에 영향을 미칠 수 있기 때문입니다. 대신, 폭 감소 규칙은 현재 운반 용량을 유지할 수 있는 폭으로 BGA 영역에만 제한되어야 합니다. 이는 아래와 같이 BGA 주변에 생성된 영역에 대해 PCB 트레이스 폭 규칙을 특별히 설정함으로써 Altium Designer®의 배경에서 수행될 수 있습니다.
Altium Designer를 구성하여 미리 정의된 인쇄 회로 기판 영역으로 들어가면서 PCB 트레이스 폭이 자동으로 줄어들도록 할 수 있습니다. 라우팅이 BGA의 영역으로 들어가면서 PCB 트레이스 폭은 그 영역에 대한 트랙 폭 규칙과 자동으로 일치하게 줄어듭니다. 이는 여러 BGA 패드 사이를 라우팅하여 내부 패드와 연결해야 하지만 트랙의 폭이 패드에 도달하기에는 너무 클 때 특히 중요합니다.
이 시간 절약 기능을 사용하면 BGA의 제약을 충족하기 위해 PCB 설계 규칙을 중단하고 변경하지 않고도 보드를 지속적으로 라우팅할 수 있습니다.
PCB 트레이스 폭을 줄이는 방법에 대해 더 알고 싶으신가요? Altium Designer에서 BGA 라우팅을 단순화하는 Neck-Down 사용에 관한 무료 백서를 오늘 다운로드하세요.
Altium Designer의 실제 작동을 확인하세요...
빠르고 고품질의 라우팅