供应链可见性对成本设计的积极影响 随着电子供应链透明度的提高,您可以更快地开发出更好的产品,并且能够在早期完美地与预算限制保持一致。以下是原因。 阅读文章 PCB制造过程中的一天 成功的DFM需要了解标准的PCB制造过程。在此概览中了解更多信息并了解成功的决定因素。 阅读文章 Altium Designer:最佳电路设计软件 Altium Designer不仅包含最佳PCB布局工具,而且还是适合学生、业余爱好者和专业人士的最佳电路设计软件。 阅读文章 6层PCB叠层设计指南 当您使用正确的设计软件时,6层PCB设计指南很容易遵循。 阅读文章 如何成功使用BGA进行设计 在PCB中使用高引脚数BGA进行设计的第一步是什么?您将从布局规划、扇出和层分配开始,以帮助布线。 阅读文章 PCB工作流程管理概述 我们为本地和远程团队提供了PCB工作流程管理的概述。使用Altium企业解决方案以管理您的PCB设计工作流程和工程团队。 阅读文章 柔性印刷电路设计最佳实践 实施这些柔性电路设计技巧可帮助您构建下一个柔性或刚柔结合型PCB。 阅读文章 刚柔结合型PCB制造过程 了解如何驾驭刚柔结合型PCB制造过程。通过了解制造过程,您将可以确保达到产量和性能目标。 阅读文章 柔性PCB材料简介 了解如何正确选择柔性PCB材料以适应刚柔结合设计,以及选择正确的柔性电路材料如何帮助减少现场故障。 阅读文章 向制造商传达PCB层堆叠需求 借助基于软件的叠层规划工具,您可以快速将PCB层堆叠需求传达给制造商。 阅读文章 为什么PCB设计课程在工程课程中至关重要 PCB设计课程非常适合标准电气工程课程,并通过系统级设计概念补充现有课程。 阅读文章 您应该使用什么阻焊层扩展值? 阻焊层可以封住PCB,并在表面层的铜上提供一层保护膜。阻焊层需要从表面层的着陆焊盘拉回,这样您可以有一个可供安装和焊接元件的表面。从顶层焊盘上移除阻焊层,应该会围绕焊盘边缘延伸一定距离,从而为您的元件创建NSMD或SMD焊盘。 应该将阻焊层扩展拉回多远,以防止装配缺陷并确保有足够的焊接区域?事实证明,随着越来越小的元件和更高密度的布局成为常态,阻焊层扩展会产生小的阻焊层碎片,这些碎片将留在表面层上。在某些时候,最小的可允许阻焊层碎片和所需的阻焊层扩展成为竞争性设计规则;您可能无法同时满足这两个规则。 平衡阻焊层扩展与碎片 周边焊盘尺寸与错位公差 这是应用正阻焊层扩展的主要原因,它会创建一个非阻焊层定义(NSMD)焊盘。这样做的理由与铜蚀刻过程有关;铜蚀刻是一种湿化学过程,具有比阻焊应用更高的精度。因此,为确保始终暴露整个焊盘区域,我们在焊盘周围应用了足够大的阻焊层扩展。 阻焊剂应用过程的精度较低,会造成错位问题,阻焊层与PCB布局中定义的位置不完全匹配。然而,如果阻焊层扩展足够大 阅读文章 第3部分:编制PCB装配文档 了解成功装配电路板所需的一切知识,包括装配图要求、添加注释和警示标记。 阅读文章 PDN仿真中的铁氧体磁珠模型和传输阻抗 本文研究了PDN中的铁氧体和转移阻抗。我们将展示PDN中的铁氧体如何给开关电路造成问题。 阅读文章 PCB设计面试问题:新工程师指南 新手PCB设计师:以下是您在首轮求职面试中将面临的问题。如果您希望给面试官留下深刻印象,请遵循以下技巧。 阅读文章 差分对阻抗:使用计算器设计PCB 我在高中时上过各种各样的计算机课程,并且始终有一个疑问,那就是为什么以太网电缆中的导体要相互缠绕在一起?我不知道原来这是一种简单的设计方法,可以确保信号在不互相干扰的情况下抵达目的地。有时,复杂问题的最佳解决方案实际上也是最简单的解决方案。 差分对布线不只局限于以太网线缆;它也是高速PCB中的关键布线和设计技术之一。电路板设计人员通常从单端走线而不是差分对走线的角度来讨论传输线阻抗,但是清楚地理解和计算差分对阻抗对于确保整个电路板的受控阻抗至关重要。电抗、电感和阻抗等因素通常可以归结为一个简单的解决方案。 差分阻抗何时起到重要作用? 高速/高频PCB中的阻抗失配会严重破坏信号。当单端走线中存在明显的阻抗失配时,会出现诸如由于产生信号共振而导致的振铃之类的问题。这同样适用于不同的对;但与具有高输入阻抗的负载相连的端接对是个例外(例如,LVDS)。就像单端阻抗一样,当走线表现为差分传输线时,差分对阻抗具有重要意义,具体取决于给定走线上的传输延迟。 在信号上升时间非常短的情况下 阅读文章 SPICE中的PDN阻抗仿真与分析 如果您知道如何在电源完整性分析中正确建模寄生效应和电感效应,您可以在SPICE中执行PDN仿真。 阅读文章 Pagination First page « First Previous page ‹‹ 页面4 当前页面5 页面6 页面7 页面8 页面9 Next page ›› Last page Last » 加载更多