Altium Designer - 回路・基板設計ソフトウェア

簡単、効果的、最新: Altium Designerは、世界中の設計者に支持されている回路・基板設計ソフトウェアです。 Altium DesignerがどのようにPCB設計業界に革命をもたらし、設計者がアイデアから実際の製品を作り上げているか、リソースで詳細をご覧ください。

Filter
見つかりました
Sort by
役割
ソフトウェア
コンテンツタイプ
適用
フィルターをクリア
電源フィルタートポロジと設計戦略 完全な電源フィルタ設計とシミュレーションガイド 1 min Blog 電源用のPCBは、高速ネットワーキング機器や複雑な組み込みシステムを設計するのと同じくらい難しい場合があります。これらの回路基板の設計では、特に高電圧や電源の出力に達する高電流を扱う場合に、さまざまな挙動や安全要件を考慮する必要があります。電源PCBに関わる安全基準に加えて、コンポーネントの選択は、過度のノイズ、リンギング、および発熱を伴わずに望ましい電力出力を提供できるようにするために重要です。 適切なCADツールとコンポーネント調達機能を使用すれば、電源設計にコンポーネントを簡単に見つけて追加することができます。その後、基本的な業界標準(ESD、電流および熱管理、安全性など)に準拠していることを確認しながら、迅速にレイアウトを作成できます。電源PCB設計に関する重要なガイドラインと、どのようにして ALTIUM DESIGNER® プロの電源設計者向けの業界最高の電子設計およびシミュレーションアプリケーション。 フィルターは、単純な機能を持つ非常に重要な回路です:望ましい電気信号から一部の周波数成分を除去します。電源のノイズ除去および電力調整要素として、電源に使用されるフィルターは通常、負荷に直流を通過させるように設計されたローパスフィルターです。これらのフィルターは、電源の入力または出力ラインから共通モードノイズを除去するチョークでもあり得ます。これらが非常に重要であるため、電力エレクトロニクスの設計者は、電源用のフィルターを設計、評価、および構築するために、シミュレーションおよびレイアウトツールを必要とします。 フィルター回路は、任意の電子システムのノイズを制御するために基本的ですが、単純なフィルター回路であっても機能性を評価する必要があります。フィルター設計に必要な電力システムエンジニアの基本的なツールには: フィルターコンポーネントを選択し、フィルターデザインを構築するための回路設計および回路図作成ユーティリティ 電気機能を評価するための統合SPICEシミュレーションパッケージ PCBフットプリントを空の回路基板レイアウトにインポートするための統合された回路図キャプチャ機能 主要なディストリビューターの部品と調達データを見つけるのに役立つコンポーネント調達機能 Altium Designerのこの完全なツールセットを使用すると、電源フィルターの設計がはるかに簡単になり、単一のアプリケーションで完了します。低ノイズで望ましい電力出力を持つ設計を確実にするために、電源フィルター設計のためのこれらのガイドラインに従ってください。 電源フィルタートポロジーと設計戦略 フィルター設計は、システムから除去する必要がある特定のノイズタイプを考慮して進められます。電源設計では、フィルター回路で除去する必要がある4つの一般的なノイズタイプを考慮する必要があります。これらのノイズ源とそれらを排除するために使用されるフィルタートポロジーは、以下の画像で要約されています: ノイズ源 フィルター戦略 入力電源ラインからの広帯域伝導EMI 入力におけるローパスフィルターとコモンモードチョーク 出力ステージに到達し、負荷に伝達される伝導EMI 記事を読む
バックアップとストレージマネージャー バックアップとストレージマネージャー 1 min Blog 基板設計ツールのAltium Designerは、デザインデータの自動バックアップと、バックアップされたデータを管理・復元するためのストレージマネージャーを備えています。 不用意にファイルを保存せずに終了してしまった場合、共同作業で他の人に上書きされてしまった場合、設計変更により旧いデザインを利用したい場合、停電やフリーズによって強制終了した場合などには、この機能によってデータを復旧することができます。 そこで、このバックアップシステムの仕組みを紹介したいと思います。 2種類の自動保存機能 Altium Designerでは、2通りの方法で自動的にバックアップが行われ、そのデータが蓄積されます。 1. オートセーブ これは、一定の時間間隔で定期的にバックアップを作成するものです。時間間隔の設定は、「プリファレンス」パネルの「Data Mnejiment」-「Backup」ページで行います。なお、このオートセーブはデフォルトでは無効になっており、チェックボタンで有効化する事により、時間間隔と世代数、および保存場所の設定が可能になります。 2. ローカルヒストリー これは、ユーザがファイルを保存するたびに、保存前のファイルを別名で保存し、一定期間中、そのデータを保持します。このバックアップファイルは、プロジェクトが置かれている場所に「History」という名のフォルダが作成され、その中に保存されます。 設定は「プリファレンス」パネルの「Data Mnagement」-「Local History」ページで行います。 ここでは、バックアップされたデータの保存日数が設定できます。また、データの保存先を任意に指定し、複数のプロジェクトのバックアップファイルを1ヶ所にまとめて保存する事もできます。 バックアップファイルと利用方法 オートセーブによるバックアップデータは、指定されたフォルダに、ZIP形式に圧縮されて保存されます。このZIPファイルには、「PCB_Project.~(1).#(AutoSave 記事を読む
1156ピンのBGAパッケージから配線を引き出す 1156ピンのBGAパッケージから配線を引き出す 1 min Blog BGAは、高密度実装のためのLSIパッケージとして常用されています。高密度化への要求は留まることがなく、BGAパッケージの端子素は増える一方です。今や1000ピンは当たり前で、CPUでは 5903ピンというものまで現れてきています。そこで問題になるのが、BGAまわりの配線です。端子が1,000本にもなると、配線を外に引き出すだけで何時間もかかってしまいます。 そこで役立つのが、「BGAファンアウトルーティング」機能です。この機能を使うと、BGA端子からの配線の引き出しがほんの数秒で終わります。 そこで、今回はこの「BGAファンアウト」機能を試し、その手順を紹介します。 1156ピンのBGAから配線を引き出す FPGAでは多くのIO端子を持つものが多く、小型化のためにBGAが標準的に使用されます。そこで、今回はBGAデバイスとしてXilinx Spartan 3 - XC3S5000を取り上げます。パッケージは、1156ピンで端子ピッチは1.0mmです。そして引き出した配線の接続先として、BGAの周辺に8個の100ピンコネクタを配置します。 このFPGAでは、電源端子がIOバンクごとに設けられています。さらに、この他に2種類の電源端子がありますが、今回はIO端子からの配線の引き出しに焦点を絞り、これらの電源端子の処理は簡略化しています。また、バイパスコンデンサも配置していません。 スタックアップとデザインルールの設定 まず、配線戦略に基づきスタックアップとデザインルールの設定を行います。端子数の多いBGAでは試行錯誤を繰り返す余裕はありませんので、段取り良く作業を進めなくてはなりません。そのため、層数の見積もりとルール設定を慎重に行わなくてはなりません。そこで、今回は十分な検討のすえ、配線の線幅とクリアランスを0.15mm、層数を8層(信号層6層+プレーン層2層)に設定しました。なお、BGAの配線戦略については、 BGAパッケージの選択と配線戦略で解説していますので参考にしてください。 ピンスワップを行う サンプルレイアウトを見ると、ラッツネストの交差が目立ちます。この交差を減らし、コネクタとの間の配線を最短化するために、FPGAのI/O端子の配列を変更します。これには、ピンスワップ機能を用います。今回は、全てのIO端子を同じグループに設定して、入れ替えを許可する事にします。 設定後、ピンスワップ実行すると数秒で処理が完了し、ラッツネストの交差が解消されます。 ファンアウトと引き出し配線 ファンアウト・ルーティング機能を使ってBGA端子からパッケージの外周部に配線を引き出します。この処理は数秒で終わります。 引き出しには、内層への接続のためのビアの配置と、ビアからパッケージ外周までの配線が必要になります。外側の2列はビアが無くても引き出せますが、それより内側の端子にはビアが必要です。 記事を読む