製造性考慮設計(DFM)

Filter
Clear
Tags by Type
Software
PCB設計に影響を及ぼすDFMの課題トップ10 Whitepapers PCB設計に影響を及ぼすDFMの課題トップ10 はじめに PCBの設計者は、さまざまな要件を満たしながら期待に応えなければなりません。検討の対象となる領域は、電気、機能、機械に及びます。また、最高品質のPCBをできるだけ低コストで期日までに完成させる必要があります。こうした要件への対応にあたっては、DFM(製造を考慮した 設計)も考慮に入れる必要があります。DFMはPCBの設計プロセスの重要な要素であり、適切に対応されていない場合は高い頻度で問題が発生します。PCB設計で遭遇し得るDFMの課題トップ10と、それらに対処するための代替案を見ていきましょう。 1. IPCベースのフットプリントの配置 PCBのコンポーネント向けの導体パッドは、確実に半田付けできるかどうかについて判断するための重要な要素です。IPCフットプリントの設計では、PCBのコンポーネントを後の製造の工程で誤りなく半田付けすることができます。 2. コンポーネントパッドの均一な接続 0402、0201、またはそれ以下のサイズのSMDコンポーネントについては、パッドの接続を均一にすることが重要です。これによって、ツームストーニング(コンポーネントがリフロー中に基板から部分的に、または完全に外れてしまうこと)を回避できます。また、確実な半田付けを行うには、BGAパッドとも均一な接続を維持することが重要です。これを保証するためのテストは複雑で高額になり、多くの場合にX線の使用が伴います。(※続きはPDFをダウンロードしてください) 今すぐ Altium Designerの無償評価版をリクエストして、世界最高のPCB設計ソリューションをお試しください!
ウェアラブル機器の課題に対応する Whitepapers ウェアラブル機器の課題に対応する ウェアラブル電子機器には「大ヒット商品」となる資格があることに、疑問の余地はありません。ウェアラブル機器の市場は2016年は300億ドルであると予測されており、2026年には1,500億ドルまで成長するでしょう。リジッドフレキシブル基板の技術が無いと、これらの機器のほとんどは、ま ったく設計できません。つまり、エンジニアやPCB設計者は、ウェアラブルと「折り畳み型」の世界で設計、テスト、製造の専門家になる必要があります。 最も身近な製品は、おそらくスマートフォンとリンクしているスマートウォッチや、同じく手首に着用するフィットネストラッカーでしょう。しかし、これらの民生品の他に、ウェアラブル機器は、医療機器や軍事用途に大いに進出しています。今では、リジッドPCBを組み込むことがほとんど不可能なスマー ト衣服も現れつつあります。このホワイトペーパーでは、ウェアラブル機器のユニークな点は何か、また、フレキシブルやリジッドフレキシブル基板の設計に何が必要かについて考察します。 機能が複雑になるとPCBも複雑になる ウェアラブル機器は、小さくて、着ている人の注意をほとんど引かない必要があるのは、言うまでもありません。医療用ウェアラブル機器の場合、ユー ザーは普通、他の人の注意も引きたくないと思います。少し前まで、「ウェアラブル医療機器」はかなり大きく、多くの場合、ベルトマウントやショルダ ーストラップを必要としていました。 今日、ウェアラブル機器は、さまざまな場所にあり、腕時計タイプのフィットネストラッカーが、主要ウェアラブル製品の1 つになっています。これらの機器は、センサーを使用して、 複数のパラメーターを監視し、フィットネス関連のパラメーターを計算しています。しかし、それらは、このように高度化されている一方で非常に小さく、フレキシブル基板の技術を必要とします。スマートウォッチには、設計スペースがもう少しありますが、機能が複雑になるにつれて、このスペースもすぐに使い果たしてしまいます。 ウェアラブル医療機器は、体の特定の部分をモニターするために着用する、小さく目立たない「パッチ」へと進化しました。それらは、完全に自立型であり、図1に示すように、 小さな場所に電極、接着剤、充電池、知能を備えています。 リジッドフレキシブル基板の設計 何らかの方法で人体に取り付けるウェアラブル機器は、フレキシブル回路および非常に高密度のレイアウトを要求します。それだけでなく、多くの場合、基板の形は円形や楕円形であり、さらに変わった形の場合さえあります。設計者の観点から、これらのプロジェクトには、巧みな配置と配線が必要です。このように小さく高密度の基板では、リジッドフレキシブル設計に最適化されたPCB設計ツールを使えば、変わった形状を非常に簡単に扱うことができます。 今日設計されるPCBの大半は、基本的に、回路を接続するためのリジッド基板です。しかし、PCB設計者にとって、ウェアラブル機器には、リジッド基板にはない問題点がいくつかあります。(※続きはPDFをダウンロードしてください) 今すぐ Altium Designerの無償評価版をリクエストして、世界最高のPCB設計ソリューションをお試しください!
回路図の電気的ルールチェック 回路図の電気的ルールチェック はじめに このホワイトペーパーは、PCB設計のプロセスにおいてあまりに重要視されていない機能について解説するものであり、最初から適切な方法で設計を進めるための情報が提供されています。多くの設計者や企業はPCBのレイアウトを正しく設計することに取り組んでおり、最近では周辺の機械に関する状況をリアルタイムでチェックしています。 しかし、既に回路図にエラーが含まれる場合は、どうでしょう?通常、人による設計のレビューが行われますが、設計の複雑さが増し納期が短くなる中、ミスが入り込むことが、ますます普通になっています。プロ向けのPCB設計ツールのエレクトロニックルールチェック(ERC)機能は、回路図のミスを見つけ取り除くのに役立ちます。いくつかの基本ルール、および設計の基となる「文法」をチェックします。 ERC(電気的ルールチェック)はなぜ有効なのか この質問に答えるのは非常に簡単です。つまり、設計を対象としたチェックを行うルールを設定するだけで問題が特定され、設計の早い段階でそうした問題を修正できるようになります。そのうえ、ERCの設定と実行にはわずかな時間しかかかりません。実のところ、手動でチェックを行う時間のほんの何分の1かで完了します。そのため、再チェックではなく設計に時間を使えるようになります。 ERCの活用方法の1つは、どの要素がどのように接続を許可されるのかを定義する接続マトリクスと回路図設計の全体的な「文法」という2つの領域で、チェックを分割して実行することです(※図1を参照)。 「文法」領域では、バス、コンポーネント、ドキュメント、ハーネス、ネット、パラメーターなどの使用に関する、さまざま設定をカバーします。 回路図の「文法」 「文法」の違反の例としてはフローティングネットラベルが挙げられきます。ただし、こうした問題は必ずしも明白であるわけではありません。特にインポートされた設計ではこの傾向が顕著になります。 (※続きはPDFをダウンロードしてください) 今すぐ Altium Designerの無償評価版をリクエストして、世界最高のPCB設計ソリューションをお試しください!
6層スタックアップ EMC EMC向上のための6層PCBスタックアップの設計 6層のPCBは、高いネット数と小さいサイズを持つ様々なアプリケーションにとって、経済的で人気のあるスタックアップです。大きなボードは、4層のスタックアップで十分機能することがあり、信号層を犠牲にしてボードの各側間の隔離を確保できます。適切な6層スタックアップを使用すると、異なる層間のEMIを抑制し、高いネット数を持つファインピッチコンポーネントを収容できます。しかし、4層または8層のスタックアップを使用する方が理にかなっている場合もあり、この判断をするためには、ボード内のプレーン層の機能を理解することが役立ちます。 電源、グラウンド、信号プレーンはいくつ必要ですか? この質問への答えは非常に重要であり、実際にはボードのアプリケーションに大きく依存します。限られたスペースで密度の高いボードをルーティングしているが、すべてが低速またはDCの場合、2つのプレーン層と4つの信号層で十分なことがよくあります。しかし、その場合、創造的なレイアウトとルーティングで層数を4層に減らすことがよくあります。 EMIへの感受性を大幅に減らす必要がある場合、代替のスタックアップを使用し、より多くの電源/グラウンド層と少ない信号層を選択するべきです。これがデジタルボードまたは混合信号ボードである場合、信号を平面層に対して配置し、密接に配置された電源/グラウンド平面ペアを使用することで、EMI問題を引き起こすことなくボード全体に自由にルーティングするための柔軟性を得ることができます。 シールド缶のような不格好な解決策を必要とせずに、ボードの周りにさらにグラウンドを追加することも、大きな遮蔽効果をもたらすことができます。 デジタル信号とアナログ信号を混合する場合、高周波と低周波の信号を混合する場合、またはこれらのすべての組み合わせの場合でも、6層PCBスタックアップの創造的な使用が可能です。ある時点で、より大きなボードやスタック内の層を増やす(またはその両方!)必要があるかもしれません。6層PCBスタックアップのための多くの信号/平面層の組み合わせがありますが、以下にいくつかの一般的なものを示します。 6層PCBスタックアップの例 これを念頭に置いて、いくつかの6層PCBスタックアップの例を見てみましょう: 信号+電源/グランド/2信号層/グランド/信号+電源 この6層PCBスタックアップの例は、内部層の低速トレースを外層のトレースから遮蔽する人気のあるエントリーレベルのオプションです。また、固体平面への密接な結合もあります。信号は、直交している限り、低周波数/遅い切り替え速度で、または内部層を通してルーティングできます。私は、互いおよび内層の低速/周波数トレースからそれらを遮蔽するために、高速デジタルおよび/またはアナログ信号を外層にルーティングするでしょう。以下に例を示します。 これについては、アナログとデジタルを内層で混在させないでください。ただし、ボードの異なる領域にそれらを分離できる場合を除きます。しかし、デジタルとアナログのセクション間に分離が必要なその種の状況では、内部平面を持つ4層スタックアップで何とかなるかもしれませんし、創造的なレイアウト/ルーティングを行うか、または4層で好まれるSIG+PWR/GND/GND/SIG+PWRの配置を使用できます( ガイドラインについてはこちらを参照)。 このタイプのスタックアップでは、 レイヤー2を電源プレーンレイヤーにしないでください、また、L3+L4で平行にブロードサイド結合ペアを試みないでください。代わりに、信号レイヤー上でPWRをルーティングします。これに伴う主な問題は、電源とグラウンドプレーンレイヤー間の インタープレーン容量の欠如と、L1からL5への高インダクタンスのリターンパスです。これらのプレーンレイヤーが分離されているため、L1上の信号の予測不可能なリターンパスを補償するために、より多くのデキャップとグラウンドリターンビアが必要になります。この理由から、これらのボードは、正確なリターンパスの予測と追跡を必要としない電力またはDCシステムでのみ使用すべきでしょう。 信号/GND/PWR/GND/信号/GND この6層PCBスタックアップの例は、高速信号に多くのデカップリングを提供する必要があるが、信号用に3層分の密度が必要でない基板にとって良い非対称スタックアップです。一つの例は、高速(L1)と低速(L5)の信号の混在で、これらは互いに隔離され、密接に配置されたPWR+GNDプレーンペアが 高速電力整合性をサポートするための高いデカップリングを提供します。内部信号層は、2つのグラウンドプレーンの間に封入されるため、表面信号層から遮蔽されます。また、固体導体が効果的な遮蔽を提供するため、内部信号層がEMIの干渉を受けるのを抑制するのにも役立ちます。電源とグラウンドプレーンは、高速デジタルデバイスのための効果的なデカップリングを提供するために、おそらく密接に配置されるでしょう。 このスタックアップの主な問題点は、下層のグラウンドを切り取って部品を配置するスペースを作らない限り、上層にのみ簡単に部品を配置できることです。つまり、基本的には片面基板を構築していることになります。これは製造にとって高価な提案であり、内部信号層へのビアを配置するために多くのドリリングが必要になります。これは、4層または8層のPCBスタックアップの利点を強調しています。8層スタックアップでは、内部層に隣接する電源/グラウンドの同様の配置を作成しながら、内部ルーティングや下層の部品/ルーティングも収容できます。 信号/グラウンド/電源/信号/グラウンド/信号