Altium Designer - 回路・基板設計ソフトウェア

簡単、効果的、最新: Altium Designerは、世界中の設計者に支持されている回路・基板設計ソフトウェアです。 Altium DesignerがどのようにPCB設計業界に革命をもたらし、設計者がアイデアから実際の製品を作り上げているか、リソースで詳細をご覧ください。

Filter
見つかりました
Sort by
役割
ソフトウェア
コンテンツタイプ
適用
フィルターをクリア
高速PCBレイアウトガイドライン 高速PCBレイアウトのガイドライン:配置のヒントと戦略 1 min Blog 不動産業界では、「立地、立地、立地」という言葉がよく使われます。興味深いことに、高速PCBレイアウトにおいても同じことが言えます。 高速PCB設計プロセスのすべての側面が重要ですが、特に部品の配置は、簡単な配線、EMIの最小化、そして追加のレイヤーが不要になる可能性を高めるために特に重要です。標準的なPCB設計で問題なく機能する配置方法でも、高速設計の厳しい信号フロー要件を満たさない場合があります。設計が機能するためには、本当に「立地、立地、立地」がすべてです。 高速PCBレイアウトを作成する際に考慮すべきいくつかのヒントと戦略をここで紹介します。まず、高速設計における基本的な部品配置の考慮事項を見ていきます。次に、ボード上に部品を配置する前にフロアプランを作成する利点について説明します。最後に、そして決して重要性が劣るわけではありませんが、終端抵抗の配置について議論します。 高速PCBレイアウトにおける部品配置 PCBレイアウトは、多くの競合する目標を持つ難しいパズルのようなものです。しばしば、あるフォームファクターの制約や層数の目標を満たす必要があり、これらの制約やその他多くの要件を満たすように部品を配置する必要があります。 高速PCBレイアウトでは、部品は一般的に以下の方法で配置されるべきです: 回路ブロックごとにグループ化する:まず、システム内で特定のタスクを実行するコンポーネントをまとめます。例えば、電力調整に関わるすべてのコンポーネントを一緒にグループ化するべきです。 大きなプロセッサの周りにグループ化する:これらのコンポーネントは高いI/O数を持ち、グループ化された回路ブロックと直接インターフェースします。中央のプロセッサの周りに第一レベルの回路ブロックを配置し、その周りに下流のブロックを配置しようと試みてください。 ルーティングチャネルへのアクセスによってグループ化する:別のコンポーネント上の共通インターフェースにアクセスする必要がある一連のコンポーネントがある場合、これらのコンポーネントのピンが互いに向き合うように配置しようとしてください。これが常に可能というわけではありませんが、成功すれば内部層を通過したり、他のコンポーネントの周りを長いパスでルーティングする必要はありません。 下の画像では、レイアウトの最も右側に大きなMCUがあり、その周りにはピンがMCUを向いて配置された他のコンポーネントがグループ化されているのがわかります。左側にさらに進むと、コネクタ、LED、およびいくつかの受動部品などの二次コンポーネントが見えます。これらは大まかにMCUの一方の側面を向くように並べられています。これにより、MCUから左側のボード領域へ直接ルーティングすることが可能になります。 高速PCBレイアウトの例 回路の機能ブロックの配置を計画する際には、電源とグラウンドプレーンのニーズも考慮してください。通常、連続した電源プレーンの使用が好まれますが、設計のニーズにより複数の電圧用に分割された電源プレーンが必要な場合は、分割された部分をまたいで接続されたコンポーネントを配置する際に注意してください。高速伝送線は電源プレーンの分割を横切るべきではありません。それによって、これらの信号の リターンパスが途切れてしまいます。また、その回路の一部ではない他のコンポーネントを、その回路のコンポーネント間に配置することも避けてください。これもその回路のリターンパスに影響します。 部品配置における異なるコンポーネントブロック、コネクタ、その他の回路についてもう少し詳しく見てみましょう。 レイアウトのフロアプランニングによる配置準備 配置のためのフロアプランを作成することは、高速PCBレイアウトを準備する効果的な方法です。事前に計画することで、上述したようなコンポーネントのグループを考慮に入れることができ、設計の最後の段階で配置される際に驚くことがありません。 機能ブロック 電源、RF、デジタル、アナログなどの回路の機能ブロックは、信号の交差を最小限に抑えるために、グループとして整理して配置するべきです。事前配置フロアプランにより、機能ブロック間の信号フローがどのようなものか、そしてそれに最適な計画方法を把握できます。例えば、可能な限り低周波数のアナログを一緒にグループ化することで、高周波数または高速信号がアナログ回路の敏感な領域を横切る必要がなくなります。 EMIとコネクタ 高速動作するデバイスを基板の端に近づけて配置するのは避けるべきです。これは、基板の端が開いた空洞のように機能し、電磁放射が基板の端から漏れ出る可能性があるためで、これにより他のコンポーネントに影響を与える電磁干渉(EMI)が増加する可能性があります。 記事を読む
高電圧用PCBの設計:PCBレイヤー 高電圧用PCBの設計:PCBレイヤー 1 min Thought Leadership 私の姉は 4-Hプロジェクトとしてケーキをデコレーションしていましたが、私は鶏を飼ったり、コンピュータを組み立てたりしていました。彼女は年に少なくとも6つの「展示品質」のケーキを作らなければならず、さらに完璧に出来なかったものもありました。実は、ケーキを食べるのにも飽きてしまうことがあり、結局はスチロールの形を使ってそれらをデコレーションするようになります。これにより、実際のケーキにデザインを施す前に練習する機会が得られます。デザインを正しく行うには十数回の試みが必要かもしれませんし、その上でデコレーション中に小さなミスをすると、全体が台無しになってしまいます。 美味しいたとえ話をするなら、PCBをケーキのように考えることができます。 基板がケーキで、銅のトレース、はんだ、オーバーコートなど、異なるスタイルのアイシングのようなものが必要で、それらをすべてまとめる必要があります。設計が機能することを確認するために、どの材料を使用するかを決定する必要があります。そして、アイシングのように、どの段階での小さなミスも、特に高電圧を扱う場合には、素晴らしい設計を悲しい混乱に変えてしまいます。 ヘビーコッパーボードの設計 軽い銅は低い機械的および熱的ストレスで故障するため、トレースとパッドにはより重い銅を検討するべきです。重銅PCB設計では、できるだけ厚いラミネート層を使用する必要があります。ケーキとは異なり、ラミネート内の気泡はふわふわしていて良いものではありません。この文脈では、それらが誘電体の破壊を引き起こし、ボードの電圧定格を低下させます。 良いプレプレグで空隙を最小限に抑えることができます、例えば2113や1080のように、高い樹脂含有量と小さなガラス粒子を持っています。 製造中に材料の不一致や空洞を作り出すリスクを冒してラミネートを混ぜることはめったにありませんが、HVPFでプレプレグの層を 置き換えることが時々うまくいくことがあります。チョコレートとキャロットケーキの層を混ぜるように、慎重に進めるべきです。 はんだマスクの計画 はんだマスク(時々「はんだストップマスク」または「はんだレジスト」と呼ばれます)は、基本のフロスティングの上の装飾のようなものです。これは、特に高電圧PCBにとって重要な酸化損傷を防ぐために、トレースの上に重銅PCBの考慮事項に適用されます。 ソルダーマスクは、アイシングのように温度に非常に敏感です。溶けることはありませんが、動作温度が上昇するとソルダーマスクの 電圧定格が大幅に低下します。 標準のソルダーレジストは一貫性がないため、マスクが適用された後、トラックの端に頻繁にピンホールや他の小さな空隙があります。これらのマスクの領域に粒子やその他の汚染物質が捕らえられやすく、効果的な電圧保護も低下します。 電圧が約1kVまでの場合、ソルダーストップマスクは良い選択です。5kVまでのマスクを使用することもできますが、ボード上のどこにも密接に配置されたパッドやトレースを持つことはできません。UVソルダーマスクのオーバーアーク定格は、通常の厚さ0.7-1.5ミルで約500V/ミルです。 中電圧回路には、はんだマスクを2回または3回塗布する必要があります。追加の塗布は、表面のパッドや穴の周りにより多くのクリアランスが必要になることを意味します。設計プロセスの早い段階で製造業者に相談して、後でレイアウトを大幅に再配置する時間を無駄にしないようにしてください。また、マスクが追加のオーブン硬化(UVマスクのみ)やUV「バンプ」(UVおよびオーブン硬化マスク用)を受けられるかどうかも尋ねるべきです。追加の硬化により、マスクはより硬く強くなります。 また、基板の表面を計画する際には、ルーティングされたエッジを考慮に入れるべきです。ルーティングははんだ抵抗を削り取り、アーク電圧を下げる欠陥を引き起こす可能性があります。アイシングでメッセージを書くように、端に流れ出さないようにしたいので、少しのバッファが必要です。ルーティングされたエッジからはんだマスクを保護するのに0.25 mmでも十分ですが、高電圧の基板には重い銅を使用する場合、距離を増やすべきです。その追加のスペースは、はんだマスクが銅を完全に覆うのに十分な部屋を提供し、有効な誘電体を増加させます。 基板の表面に2層を塗布することで、ソルダーストップマスクを上塗りすることができます。まるでアイシングの下層を塗るように、そしてその上に装飾層を塗るようにです。コーティングプロセス中に作成される空洞のサイズを最小限に抑えるために、基板全体に直交する角度でコーティングを施してください。これは、基板へのアーキングやコロナ損傷を大幅に減少させるのに役立ちます。 ソルダーマスクは、ルーティングされると剥がれやすくなる可能性があるため、マスクがフロスティングのように端に流れ出るのではなく、バッファゾーンを設計するべきです。 記事を読む
高速PCB設計における考慮事項:コンポーネント形状の考慮点 高速PCB設計における考慮事項:コンポーネント形状の考慮点 1 min Thought Leadership

高速PCB設計を開始する際には、レイアウトに入る前に考慮すべきことがたくさんあります。 回路図の整理、 基板材料 & レイヤー構成、重要なコンポーネントの配置、そして高速信号の配線方法はすべて 高速設計の側面であり、計画が必要です。 しばしば、他のすべてと同じくらい考慮されない領域があり、それはコンポーネントのフットプリント形状です。高速設計で使用されるコンポーネントは、通常の設計で使用されるものと物理的に異なるわけではありません。しかし、パッドやコンポーネントのフットプリント形状に微妙な変更を加えることで、高速PCB設計の努力を助けることができます。 高速PCB設計のためのパッド形状 高速設計で使用するフットプリント形状を評価する際に最初に考慮すべき項目は、フットプリントパッド形状のサイズです。ランディングパッドとも呼ばれるこれらの形状は、完成したPCB上でコンポーネントのピンがはんだ付けされる裸の金属パッドです。通常、1つまたは2つのパッド形状が複製されて、完全なコンポーネントフットプリント形状を作成します。 従来、PCBのパッドはピンよりも約30%大きいです。これらのサイズは、コンデンサや抵抗器のような表面実装部品が一方の側で立ち上がる「トゥームストーニング」といった問題を避けるために、最適な製造のために計算されています。これらの最適なサイズは、手持ちのはんだごてでの手作業による修正や、はんだ接合部の視覚的検査を可能にします。しかし、高速設計の場合、余分な金属は 寄生容量を増加させ、重要なコンポーネント間の接続長を増加させることがあります。 回路の高速化ニーズに対応するためには、パッドサイズを小さくする必要があります。実際のピンサイズから30%パッドを大きくするのではなく、5%のような小さいパーセンテージの方が有益です。小さいパッドサイズは、可能な寄生容量を減少させるのに役立ちます。また、コンポーネント間の間隔を縮めることで接続長も短縮できます。この実践は、ボードスペースを少なく使用するため、魅力的でもあります。小さいパッドサイズを使用しても、コンポーネントのピンとPCBとの接触面積が同じであるため、その機械的強度が低下することはありません。しかし、そのトレードオフはボードの製造可能性にあります。小さいパッドサイズと狭い間隔は、ボードの製造コストを増加させます。設計チームは、PCBをレイアウトする前に、設計の高速化ニーズと製造のための設計ニーズとを交渉しなければなりません。 パッド形状の角を丸くすることも、高速設計に利益をもたらす別の改善策です。角を丸くすることで、パッドに近づけてトレースをルーティングできるようになり、接続長を短縮し、配置された回路のサイズをコンパクトにするのにも役立ちます。 パッドとビアの形状を改善することは、高密度設計のスペーシングに役立つかもしれません ビアの形状も考慮が必要です Viaは通常、PCBコンポーネントの形状とは考えられていませんが、そのサイズが基板の不動産を影響するため、それもまた考慮する必要があります。また、高速回路の一部となる基板上の任意の金属も、その回路の一部として考慮される必要があります。トレースの長さ、viaのサイズ、およびviaの深さは、高速回路の計算にすべて考慮される必要があります。 最初に考慮すべきことは、viaの形状のサイズです。viaの形状のサイズは、穿孔された穴の直径によって決まるため、設計チームはレイアウト前に必要なviaのドリルサイズを検討する必要があります。小さいviaは高速信号の性能を向上させる一方で、製造コストを増加させます。しばしば、異なるサイズのviaが回路の要件やviaが電力またはグラウンドを伝導するかどうかに応じて使用されます。 viaのサイズが決定されたら、次に見るべきことは、コンポーネントパッドに対するそれらの配置です。従来、非高速設計では、製造目的で最適なパッドからviaまでの間隔を維持するために、viaはコンポーネントパッドから引き離されます。その後、パッドはトレースでviaに接続されます。しかし、これらの接続長は高速設計には長すぎるかもしれません。 接続長を短くするために、ビアをパッドに近づけたり、パッドの一部上に置いたり、あるいはパッドの完全に内側に配置することもできます。このようなビアの配置は、異なるCAD設定やDRC調整が必要になる場合があり、またはパッド形状内にビア形状を含めることもあります。また、デカップリングキャパシタのパッドとビアを繋ぐために、短くて幅の広いトレースを使用することは 良い実践です。

記事を読む
ストリップライン対マイクロストリップ: その違いとPCB配線のガイドライン ストリップライン対マイクロストリップ: その違いとPCB配線のガイドライン 1 min Blog 筆者は、初めて高速設計技術についての説明を聞いたとき、全く頭に入ってきませんでした。これは、筆者が設計者としてのキャリアを開始したばかりだったので、困惑の原因が経験不足であったことは確かです。ストリップラインおよびマイクロライン配線の概念そのものが全く理解できませんでした。講師が、自分になじみのない全く異なるタイプのPCBについて話していると思いました。幸い、それらがストリップラインやマイクロストリップというPCBではないことを知って、この困惑はすぐに解決しました。そうではなく、ストリップラインおよびマイクロストリップは、PCBに高速の伝送線路を配線する、2つの異なる方法でした。 ストリップラインとマイクロストリップは、場合によっては理解しにくいものです。ですから、設計初心者やこのトピックについての再トレーニングを探している設計者に、この基本レビューは最適です。 ストリップラインおよびマイクロストリップについて ストリップラインおよびマイクロストリップとは ストリップラインおよびマイクロストリップは、PCBに 高速伝送線路を配線する方法です。ストリップラインは、PCBの内層の2つのGNDプレーンに挟まれた、絶縁材で覆われた伝送線路配線です。マイクロストリップ配線は、基板の外層に配線された伝送線路です。このため、絶縁材によって単一GNDプレーンから分離されます。 マイクロストリップは、基板の表面層に伝送線路を配線するため、ストリップラインよりも優れた信号特性を持ちます。1つのプレーンと1つの信号層から成るレイヤ構成で製造プロセスがより単純なため、マイクロストリップは基板の製造コストも節約できます。ストリップラインは、2つのGNDプレーンの間に組み込まれた配線をサポートする複数のレイヤが必要なため、製造がより複雑です。ただし、ストリップラインでコントロールされるインピーダンストレースの幅は、同じ値のマイクロストリップのインピーダンストレースより狭くなります。これは、2つ目のGNDプレーンによります。このようにトレース幅が狭くなると、回路を高密度にできるため、よりコンパクトなデザインが可能になります。ストリップラインの内層配線はEMIも抑え、より確実な危険防止策を提供します。 ストリップラインとマイクロストリップには異なる長所があります。どちらの方法がよいかの判断は、設計ニーズに基づいて行う必要があります。高密度の高速設計では、多くの場合、多層基板で2つの方法を併用して設計目標を達成します。 さらに、高速設計で伝送線路を配線する際、設計全体でコントロールされたインピーダンスを保持することは非常に重要です。伝送線路が配線されたPCBのレイヤー、伝送線路トレースの物理特性、絶縁体の特性は全て、 回路に最適なインピーダンス値を設定するため、一緒に計算する必要があります。インピーダンスの計算に使用するストリップラインおよびマイクロストリップのモデルが異なる、さまざまな インピーダンスカリキュレーターがあります。 PCBの設計において重要なストリップラインおよびマイクロストリップ配線 ストリップライン配線およびマイクロストリップ配線の例 以下に、ストリップラインおよびマイクロストリップの配線技術の例と、それらの特性がインピーダンス計算に及ぼす影響を説明します。 マイクロストリップ。外層に配線された伝送線路がマイクロストリップとみなされます。これらのモデルは、トレースの厚みと幅、および基層の高さと絶縁体の種類に基づきます。 エッジ結合マイクロストリップ。この技術は、差動ペアの配線に使用されます。標準的なマイクロストリップ配線と同じ構造ですが、モデルは、差動ペア用の配線スペースが加わり、より複雑です。 エンベデッドマイクロストリップ。この構造は通常のマイクロストリップと似ていますが、伝送線路の上に別の絶縁体層がある点が異なります。ソルダ―マスクは絶縁体層とみなすことができ、インピーダンス計算で考慮する必要があります。 シンメトリックストリップライン。(2つのGNDプレーンの間の)内層に配線されるストリップラインは、シンメトリックストリップライン、あるいは単に「ストリップライン」配線とみなされます。マイクロストリップと同様に、このモデルは、2つのプレーンの間に組み込まれているトレースに応じて調整された計算により、トレースの厚みと幅、および基層の高さと絶縁体の種類に基づきます。 アシンメトリックストリップライン。シンメトリックストリップラインモデルと似ていますが、このモデルは2つのプレーンの間で厳密には層間の中心にない伝送線路を考慮しています。 エッジ結合ストリップライン。この技術は、内層の差動ペアの配線に使用されます。標準的なストリップラインと同じ構造ですが、モデルは、差動ペア用の配線スペースが加わり、より複雑です。 記事を読む
Susy Webb: 主体的な学習と成功、PCB設計カンファレンス Susy Webb: 主体的な学習と成功、PCB設計カンファレンス 1 min OnTrack Susy Webb: 私はヒューストンにあるFairfieldNodalに勤めており、弊社は陸上および海洋環境向けの石油探査ならびに観測機器を製造しています。弊社が製造するデバイスは一定の領域内で広がり、地底深くに送られて戻ってくるエネルギーの波動を受信します。これらのエネルギーの波動を解析すると、特定領域の地中に石油鉱床があるかどうかを予測することができます。 Judy Warner: 基板設計に携わってどのくらいになりますか。また、これまでに設計したその他の製品について教えてください。 Webb: PCB設計の経験は35年になります。サービスビューローや、メモリシステム、コンピューターマザーボード、産業用コンピューターの設計会社を経て、現在の石油探査企業は2社目です。私は難題とそれに伴う学習を楽しめるタイプなので、常に挑戦して自身を高めることで成長してきました。常に学ぶ姿勢を貫き、この業界で成長しようと努力する人は誰でも優れた設計者になれると考えています。上司や会社がカンファレンスへの出席を決めたり、雑誌記事を手渡してくれたりするのを当てにするのではなく、自身で責任を持って学習することです。私がカンファレンスの出席から得たものは非常に多く、これがその後の成長の基盤となりました。余裕のある限りあらゆる講座を受講しました。学位は持っていますが工学分野ではありません。講座やカンファレンスに出席して独学するか、または大学に戻って電気工学の学位を取得するという選択肢がありましたが、必要としている実用的な知識を電気工学課程で得られるかどうか確信が持てなかったので、カンファレンスへの参加を学費と同じ自己投資と見なすことにしたんです。 Warner: 人々が移動や自費での支払いに抵抗を示すのはなぜだとお考えですか? Webb : 予備のお金がないのかもしれないし、個人の技術や経歴にどれだけ大きな影響があるかを認識するための観点が不足しているのかもしれません。特定の企業文化に浸かり、その企業のやり方だけに固執して、必要なことはすべて身につけたと思い込むのはよくあることです。一社にずっと留まるのであれば問題はありませんが、一時解雇が実施されたり、転職を希望したりする場合はどうでしょうか。私の考えでは、設計者は自身の経歴に主体的に取り組むべきです。これには、書籍や資料の購入と、あらゆる学習の機会への参加が含まれます。 FairfieldNodal 石油探査機器 Warner: どのようにして、設計者としての経歴を築かれましたか? Webb: 多数の講座や書籍、人脈や優れた指南役との出会いがありました。さまざまな書籍や論文を購入し、印をつけながら読みました。たとえば、Bruce Archambault、Lee 記事を読む