Easy, Powerful, Modern

The world’s most trusted PCB design system.

Filter
0 Selected Tags by Type 0 Selected 全て Software 0 Selected 全て Clear ×
Clear
0 Selected Tags by Type
0 Selected Software
ルーティング技術を向上させる方法 Thought Leadership ルーティング技術を向上させる方法 ルーティングプロトコルは、最も時間がかかるボードレイアウトのタスクの一つであり、設計者は今日の複雑な設計要件に対して可能な限り多くのツールが必要です。しかし、広範なコンポーネントのサポート、WiFi信号、製造技術を取り入れ、さらに特定のルータービットを要求するような小さなコンポーネントエンクロージャーサイズでボードレイアウトが進む中、この時間がかかるプロセスをどうやって自動化できるでしょうか?ルーティング技術を向上させる方法に焦点を当てる方法を見ていきましょう。 設計効率の向上 ルーターソフトウェアは年々進化し、プロセスをより少ない労力で非効率的でないものにするための機能が追加されてきました。現代の電子設計者に利用可能な機能の深さを示す3つの特徴があります: 動的クリアランス境界 は、混雑したコンポーネントエリアをルーティングする際に役立つツールです。クリアランス境界機能は、利用可能なチャネルだけでなく、プリント回路トレースが収まらないスペースにウェブを配置します。 ピンスワッピングルーティング中にサブネットスワッピング機能を使ってルータータスクの一部としてピンをスワップできます。これは、接続のクロスオーバーがない順序が必ずしも最適でないため、ルート最適化のためにピンをスワップするよりも効果的です。 Tune Accordionsは、PCBルーター技術に追加できます。そのエリアをカーソルで移動すると、このツールは自動的に利用可能なエリアを埋めて、トレースを正確に調整します。 デザイナーは、今日の複雑なプリント回路の設計要件を満たすために、できるだけ多くのツールが必要です。ルーティングは設計プロセスの特に労力がかかる側面であるため、これらのプリント回路ツールは体験を改善し、効率を向上させることを目指しています。 これらのインタラクティブなルーターツールが設計プロセスの時間を節約するのにどのように役立つかについてもっと学びたいですか?今日、無料の PCBツールの幅と深さ パート1 – インタラクティブルーティングホワイトペーパーをダウンロードしてください。
わずか4つのステップで電源分配ネットワークを最適化する方法 Thought Leadership わずか4つのステップで電源分配ネットワークを最適化する方法 最近の設計者は、電源分配ネットワーク(PDN )インテグリティという、従来考える必要のなかった問題に直面しています。私たちは皆、何十年もの間、シグナルインテグリティーの必要性を感じてきましたが、その間、パワーインテグリティーは、脇に置かれてきました。従来は、専用の電源プレーンを使用するスペースが多くありました(動作に必要なものをデザインに容易に含めることができました)。 しかし、設計の物理的な制限を押し広げ、より小さなフォームファクターに、より多くのコンポーネントを詰め込み続ける中、フォームファクターの縮小を続けながらPDN を最適化する方法が必要となっています。物理的な試作やシミュレーションのエキスパートに頼らないで、設計環境で直接、電源プレーンの形を最適化できれば、どうでしょう? PDN Analyzer powered by CST® は、Altium Designer ワークスペース内でPDN インテグリティーへの道を提供します。従来は非常に長く骨の折れた解析プロセスを、単一の設計環境で完了できる複数のステップに分割できるようになりました。リアルタイムで変更を行い、解析を再実行できます。 PDN Analyzer を使って、わずか 4 つのステップで簡単に PDN を最適化できる方法を説明します。
設計の問題を手遅れになる前に対処する方法 Thought Leadership 設計の問題を手遅れになる前に対処する方法 製造後の問題に悩まされることがないように、PCBの品質テストを超えてどのような対策を講じていますか?その鍵は分析の自動化にあります。続きを読んでさらに詳しく学びましょう。 “ 現在製造中のボードでPDN Analyzerを実行し、自分が犯したミスをすでに発見しました。ビアで覆われたフットプリントを持っていて、それらをブラインドビアにするのを忘れていました。その結果、パワープレーンが消費されてしまっていました。製造に入る前にこれらの問題を特定するのに非常に役立つツールであることが証明されています。” RFエンジニア - 政府契約業者 誰もが同じ悪夢を見ます。新しくリリースした製品が、高価なエラーのために現場での対応が必要になったり、何時間もかけて設計した製品がリコールされなければならなくなったりするニュースの悪い側で目覚めることです。 これらの状況は、会社全体に悪影響を及ぼす可能性があります。そして、消費者が声を上げるこの時代には、世界中の人々が見ることができるヘイトフィルドのハッシュタグを着地させるかもしれません。このシナリオを考えると、現場でのエラーの影響を軽減するために何かできることはあるのか、それともそれが運が味方しない時のエンジニアリングの性質なのかと疑問に思います。 現場での災害への伝統的な道 あなたはボードの加速寿命試験の最終結果を受け取ったばかりで、すべてが良好で生産の準備が整っているように見えます。この寿命試験プロセスの背後にある前提はかなり単純です - 生産に相当するプロトタイプが品質テストフェーズを通過すれば、信頼性の高いPCBを持つことになるはずですよね?間違いです。 実際には、PCBが現場でさまざまな条件と使用ケースの下で耐える長期間のストレスをテストすることは不可能です。今日私たちが設計する製品は、主に密度と速度によって駆動される増加したICの消費電力を持っています。そして、この増加した密度と速度のニーズを、電力需要の削減と組み合わせると、電力分配ネットワーク()は、増加する電流速度でより低い電圧を供給する電圧レールの複雑な迷路になります。 この高電流密度の混合物を投げ合わせると、次のような状況に自分自身を見つけるかもしれません: ピンチポイントからのPCBの剥離と融合。 熱による銅の抵抗の増加が起こり、電圧の低下を引き起こす。 熱の影響により、ますます複雑な電力管理の課題が増加。 増加したボード密度と速度を低消費電力でナビゲートすることは容易な作業ではありません。では、保守的な経験則や限定的なプロトタイプシミュレーションに頼ることなく、ボードに十分な金属を提供したことを確認するためには、どうすればよいのでしょうか? 生産前ではなく、生産後の変更を理解する
PCB設計における上位6つのDFM問題とDFMの課題 Thought Leadership PCB設計における上位6つのDFM問題 PCBデザイナーとして、さまざまな要件と期待を管理する必要があります。電気的、機能的、および機械的な側面を考慮する必要があります。さらに、PCBレイアウトは、可能な限り最高の品質で、可能な限り低いコストで、タイムリーに生産されなければなりません。そして、これらの要件をすべて通じて、DFM(製造可能性のための設計)も考慮する必要があります。これは PCB設計 プロセスの大きな部分であり、適切に行われない場合、頻繁に問題を引き起こすことがあります。PCBデザインにおける3つのDFMの問題を見てみましょう。 PCBレイアウトにおける一般的なDFMの問題 CADツールに安心を見出すのは簡単ですが、CADツールが簡単に解決できないDFMの問題を作り出すことを許してしまうかもしれません。回路基板がすべての電気的ルールチェックに合格し、電気的に正しい場合でも、製造可能でない場合があります。なぜこのようなことが起こるのでしょうか?PCB設計ツールは、電気的に機能的 かつ大量生産で製造可能な回路基板レイアウトを作成するのに役立つはずではないでしょうか? PCBのレイアウトが非常に複雑になり、DFM(設計製造統合)の問題を多く隠してしまうことがあります。これらのDFMの問題のいくつかは、組み立て、電気テスト、または製造に問題を引き起こしますが、製造プロセスについてより多くを知っていれば、これらを克服することができます。製造プロセス全般についてもっと学ぶには、 Altium PCB Design Blogのこの記事をご覧ください。設計レビュー中に製造業者が何を探しているかをもっと知りたい場合は、ここにPCBレイアウトで彼らが特定しようとする最も一般的なDFM問題がいくつかあります: 不均一なSMDパッド接続 SMDパッドの誤ったはんだマスク開口部 SMDパッドのオープンビア アシッドトラップ クリアランス 一般的な信頼性標準違反 これらの問題を防ぐためには、PCBレイアウトツールの設計ルールに依存することが重要であり、これにより回路基板を最小限の設計レビュー時間で製造に移行できるようになります。 不均一なSMDパッド接続 小型のSMD部品、例えば0402、0201などは、リフローはんだ付け中のトゥームストーニングを防ぐために均一な接続が必要です。BGAパッドにも同様のことが当てはまり、信頼性の高いはんだ付けを保証するためです。これは、コンポーネントのフットプリントに正しいパッドサイズを配置することによって簡単に実現できます。一般的なコンポーネントには定義されたパッドサイズ(例えば、
レイヤースタックを初めから間違えないようにする方法 Thought Leadership レイヤースタックを初めから間違えないようにする方法 PCBの製造工程で最も犯しやすい間違いの1つは、層の順序の誤りです。 確認しないままにしておくと、全工程が無駄になる場合があります。 PCB実装工程を経た製品は、電気的導通の観点からは機能するかもしれません。電気的に導通していれば、電気的検査にも合格するかもしれません。しかし、 プレーンや信号層の順序と層間の距離を最優先にしている設計では、最終的な実装段階で障害が発生します。この問題を予防するにはどうすればよいでしょうか ? 詳細な方法 正しい順序で積層し、後工程外観検査を行うために必要な情報を製造業者に確実に伝えるには、そうした情報を銅パターンとして直接設計に組み込んでおく必要があります。これらのパターンを設計に含め、最終的な実装の検査のための機構を提供するのは PCB設計者の責任です。該当するのは、以下の機能です。 他の全てのレイヤーと関連付けて定義された番号割付方針によりレイヤーを正確に識別する。 レイヤーの順序を目視で簡単に検査できるよう積層ストライプを追加する。 エッチング後の銅の厚さと幅を簡単に確認できるテストトレースを提供する。 製造データ内に適切な銅パターンを設計しておけば、積層順序を間違える心配はほとんどなくなります。早い段階で詳細情報を提供することで、問題を回避し、コストと時間を削減して、製造プロセスを効率化できます。 レイヤースタックを初めから間違えないために必要な機能を追加する方法に関心がありますか? レイヤースタックを間違えないようにする方法についての無料のホワイトペーパーをダウンロードしてください。
高速設計プロセスにおけるシグナルインテグリティ分析の採用方法 Thought Leadership 高速設計プロセスにおけるシグナルインテグリティ分析の採用方法 設計が複雑になるにつれて、信号整合性の問題のリスクが高まります。設計プロセスに信号整合性シミュレーションを採用することで、リスクを軽減し、リソースを保護することができます。さらに詳しく読んでみましょう。 現実の信号の動作は、大学で教えられる理論的な応用とはしばしば大きく異なり、その結果、理論から実践への移行は予測不可能な結果につながることがよくあります。信号は損失、クロストーク効果、反射、スキン効果など、さまざまな方法で乱される可能性があります。これらの信号の乱れは、しばしば高額な代償を伴う深刻な影響を引き起こす可能性がありますが、そもそもこれらの問題をどのように回避できるのでしょうか? リスクとは何か? 信号の歪みに関連するリスクと結果は、原因によっていくつかあります。例えば、反射の問題を見てみましょう。信号は送信機から受信機に送られますが、受信機のピンでエネルギーのオーバーフローが観察されることがあります。これは下の図1で示されています。 図1 - 受信機のピンから観測されるエネルギーのオーバーフロー この効果を観察するとき、チップを焼損させる可能性のあるオーバーシュートや、デバイスを二回切り替える可能性のあるアンダーシュートなど、信号のさまざまな歪みが見られます。この状況では、デバイスを再び切り替える可能性のあるリングバックにも注意を払うべきです。どちらの場合もリスクは高く、以下を含みます: プロトタイプと再設計のための追加コスト。 製品が市場に出たときに機能しないシステム。 顧客から返品された際の修理または交換。 では、設計で信号整合性の問題を避けるにはどうすればよいでしょうか?物理的なプロトタイプを必要とせずに、初期開発段階で信号整合性を分析する方法があったらどうでしょうか? Altium Designer®での信号整合性分析 Altiumには、ボード上の信号の乱れや歪みを検出するのに役立つ信号整合性分析ツールが含まれています。これは、設計プロセスの早い段階で信号の問題を検出するのに役立ち、レイアウトを行う際により良い判断を下すことができます。ボードが完成し、ルーティングとすべての銅領域が配置された後、ポストレイアウト分析を利用して、信号の実際の乱れを確認することができます。 信号整合性分析によるリスクの軽減 設計が時間とともに複雑になるにつれて、設計内の信号の乱れの危険性が高まります。Altiumの信号整合性シミュレーションを活用することで、高速アプリケーションの複雑さをうまくナビゲートすることが容易になります。 設計フローに信号整合性シミュレーションツールを導入する方法についてもっと学びたいですか?無料のホワイトペーパー 高速設計プロセスにおける信号整合性の採用を今すぐダウンロードしてください。
Altium Need Help?